You can not select more than 25 topics Topics must start with a letter or number, can include dashes ('-') and can be up to 35 characters long.

733 lines
15KB

  1. ;*****************************************************************************
  2. ;* x86util.asm
  3. ;*****************************************************************************
  4. ;* Copyright (C) 2008-2010 x264 project
  5. ;*
  6. ;* Authors: Loren Merritt <lorenm@u.washington.edu>
  7. ;* Holger Lubitz <holger@lubitz.org>
  8. ;*
  9. ;* This file is part of FFmpeg.
  10. ;*
  11. ;* FFmpeg is free software; you can redistribute it and/or
  12. ;* modify it under the terms of the GNU Lesser General Public
  13. ;* License as published by the Free Software Foundation; either
  14. ;* version 2.1 of the License, or (at your option) any later version.
  15. ;*
  16. ;* FFmpeg is distributed in the hope that it will be useful,
  17. ;* but WITHOUT ANY WARRANTY; without even the implied warranty of
  18. ;* MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the GNU
  19. ;* Lesser General Public License for more details.
  20. ;*
  21. ;* You should have received a copy of the GNU Lesser General Public
  22. ;* License along with FFmpeg; if not, write to the Free Software
  23. ;* Foundation, Inc., 51 Franklin Street, Fifth Floor, Boston, MA 02110-1301 USA
  24. ;******************************************************************************
  25. %define private_prefix ff
  26. %define public_prefix avpriv
  27. %define cpuflags_mmxext cpuflags_mmx2
  28. %include "libavutil/x86/x86inc.asm"
  29. %macro SBUTTERFLY 4
  30. %if avx_enabled == 0
  31. mova m%4, m%2
  32. punpckl%1 m%2, m%3
  33. punpckh%1 m%4, m%3
  34. %else
  35. punpckh%1 m%4, m%2, m%3
  36. punpckl%1 m%2, m%3
  37. %endif
  38. SWAP %3, %4
  39. %endmacro
  40. %macro SBUTTERFLY2 4
  41. punpckl%1 m%4, m%2, m%3
  42. punpckh%1 m%2, m%2, m%3
  43. SWAP %2, %4, %3
  44. %endmacro
  45. %macro SBUTTERFLYPS 3
  46. unpcklps m%3, m%1, m%2
  47. unpckhps m%1, m%1, m%2
  48. SWAP %1, %3, %2
  49. %endmacro
  50. %macro TRANSPOSE4x4B 5
  51. SBUTTERFLY bw, %1, %2, %5
  52. SBUTTERFLY bw, %3, %4, %5
  53. SBUTTERFLY wd, %1, %3, %5
  54. SBUTTERFLY wd, %2, %4, %5
  55. SWAP %2, %3
  56. %endmacro
  57. %macro TRANSPOSE4x4W 5
  58. SBUTTERFLY wd, %1, %2, %5
  59. SBUTTERFLY wd, %3, %4, %5
  60. SBUTTERFLY dq, %1, %3, %5
  61. SBUTTERFLY dq, %2, %4, %5
  62. SWAP %2, %3
  63. %endmacro
  64. %macro TRANSPOSE2x4x4W 5
  65. SBUTTERFLY wd, %1, %2, %5
  66. SBUTTERFLY wd, %3, %4, %5
  67. SBUTTERFLY dq, %1, %3, %5
  68. SBUTTERFLY dq, %2, %4, %5
  69. SBUTTERFLY qdq, %1, %2, %5
  70. SBUTTERFLY qdq, %3, %4, %5
  71. %endmacro
  72. %macro TRANSPOSE4x4D 5
  73. SBUTTERFLY dq, %1, %2, %5
  74. SBUTTERFLY dq, %3, %4, %5
  75. SBUTTERFLY qdq, %1, %3, %5
  76. SBUTTERFLY qdq, %2, %4, %5
  77. SWAP %2, %3
  78. %endmacro
  79. ; identical behavior to TRANSPOSE4x4D, but using SSE1 float ops
  80. %macro TRANSPOSE4x4PS 5
  81. SBUTTERFLYPS %1, %2, %5
  82. SBUTTERFLYPS %3, %4, %5
  83. movlhps m%5, m%1, m%3
  84. movhlps m%3, m%1
  85. SWAP %5, %1
  86. movlhps m%5, m%2, m%4
  87. movhlps m%4, m%2
  88. SWAP %5, %2, %3
  89. %endmacro
  90. %macro TRANSPOSE8x8W 9-11
  91. %if ARCH_X86_64
  92. SBUTTERFLY wd, %1, %2, %9
  93. SBUTTERFLY wd, %3, %4, %9
  94. SBUTTERFLY wd, %5, %6, %9
  95. SBUTTERFLY wd, %7, %8, %9
  96. SBUTTERFLY dq, %1, %3, %9
  97. SBUTTERFLY dq, %2, %4, %9
  98. SBUTTERFLY dq, %5, %7, %9
  99. SBUTTERFLY dq, %6, %8, %9
  100. SBUTTERFLY qdq, %1, %5, %9
  101. SBUTTERFLY qdq, %2, %6, %9
  102. SBUTTERFLY qdq, %3, %7, %9
  103. SBUTTERFLY qdq, %4, %8, %9
  104. SWAP %2, %5
  105. SWAP %4, %7
  106. %else
  107. ; in: m0..m7, unless %11 in which case m6 is in %9
  108. ; out: m0..m7, unless %11 in which case m4 is in %10
  109. ; spills into %9 and %10
  110. %if %0<11
  111. movdqa %9, m%7
  112. %endif
  113. SBUTTERFLY wd, %1, %2, %7
  114. movdqa %10, m%2
  115. movdqa m%7, %9
  116. SBUTTERFLY wd, %3, %4, %2
  117. SBUTTERFLY wd, %5, %6, %2
  118. SBUTTERFLY wd, %7, %8, %2
  119. SBUTTERFLY dq, %1, %3, %2
  120. movdqa %9, m%3
  121. movdqa m%2, %10
  122. SBUTTERFLY dq, %2, %4, %3
  123. SBUTTERFLY dq, %5, %7, %3
  124. SBUTTERFLY dq, %6, %8, %3
  125. SBUTTERFLY qdq, %1, %5, %3
  126. SBUTTERFLY qdq, %2, %6, %3
  127. movdqa %10, m%2
  128. movdqa m%3, %9
  129. SBUTTERFLY qdq, %3, %7, %2
  130. SBUTTERFLY qdq, %4, %8, %2
  131. SWAP %2, %5
  132. SWAP %4, %7
  133. %if %0<11
  134. movdqa m%5, %10
  135. %endif
  136. %endif
  137. %endmacro
  138. ; PABSW macro assumes %1 != %2, while ABS1/2 macros work in-place
  139. %macro PABSW 2
  140. %if cpuflag(ssse3)
  141. pabsw %1, %2
  142. %elif cpuflag(mmxext)
  143. pxor %1, %1
  144. psubw %1, %2
  145. pmaxsw %1, %2
  146. %else
  147. pxor %1, %1
  148. pcmpgtw %1, %2
  149. pxor %2, %1
  150. psubw %2, %1
  151. SWAP %1, %2
  152. %endif
  153. %endmacro
  154. %macro PSIGNW_MMX 2
  155. pxor %1, %2
  156. psubw %1, %2
  157. %endmacro
  158. %macro PSIGNW_SSSE3 2
  159. psignw %1, %2
  160. %endmacro
  161. %macro ABS1 2
  162. %if cpuflag(ssse3)
  163. pabsw %1, %1
  164. %elif cpuflag(mmxext) ; a, tmp
  165. pxor %2, %2
  166. psubw %2, %1
  167. pmaxsw %1, %2
  168. %else ; a, tmp
  169. pxor %2, %2
  170. pcmpgtw %2, %1
  171. pxor %1, %2
  172. psubw %1, %2
  173. %endif
  174. %endmacro
  175. %macro ABS2 4
  176. %if cpuflag(ssse3)
  177. pabsw %1, %1
  178. pabsw %2, %2
  179. %elif cpuflag(mmxext) ; a, b, tmp0, tmp1
  180. pxor %3, %3
  181. pxor %4, %4
  182. psubw %3, %1
  183. psubw %4, %2
  184. pmaxsw %1, %3
  185. pmaxsw %2, %4
  186. %else ; a, b, tmp0, tmp1
  187. pxor %3, %3
  188. pxor %4, %4
  189. pcmpgtw %3, %1
  190. pcmpgtw %4, %2
  191. pxor %1, %3
  192. pxor %2, %4
  193. psubw %1, %3
  194. psubw %2, %4
  195. %endif
  196. %endmacro
  197. %macro ABSB 2 ; source mmreg, temp mmreg (unused for ssse3)
  198. %if cpuflag(ssse3)
  199. pabsb %1, %1
  200. %else
  201. pxor %2, %2
  202. psubb %2, %1
  203. pminub %1, %2
  204. %endif
  205. %endmacro
  206. %macro ABSB2 4 ; src1, src2, tmp1, tmp2 (tmp1/2 unused for SSSE3)
  207. %if cpuflag(ssse3)
  208. pabsb %1, %1
  209. pabsb %2, %2
  210. %else
  211. pxor %3, %3
  212. pxor %4, %4
  213. psubb %3, %1
  214. psubb %4, %2
  215. pminub %1, %3
  216. pminub %2, %4
  217. %endif
  218. %endmacro
  219. %macro ABSD2_MMX 4
  220. pxor %3, %3
  221. pxor %4, %4
  222. pcmpgtd %3, %1
  223. pcmpgtd %4, %2
  224. pxor %1, %3
  225. pxor %2, %4
  226. psubd %1, %3
  227. psubd %2, %4
  228. %endmacro
  229. %macro ABS4 6
  230. ABS2 %1, %2, %5, %6
  231. ABS2 %3, %4, %5, %6
  232. %endmacro
  233. %macro SPLATB_LOAD 3
  234. %if cpuflag(ssse3)
  235. movd %1, [%2-3]
  236. pshufb %1, %3
  237. %else
  238. movd %1, [%2-3] ;to avoid crossing a cacheline
  239. punpcklbw %1, %1
  240. SPLATW %1, %1, 3
  241. %endif
  242. %endmacro
  243. %macro SPLATB_REG 3
  244. %if cpuflag(ssse3)
  245. movd %1, %2d
  246. pshufb %1, %3
  247. %else
  248. movd %1, %2d
  249. punpcklbw %1, %1
  250. SPLATW %1, %1, 0
  251. %endif
  252. %endmacro
  253. %macro HADDD 2 ; sum junk
  254. %if sizeof%1 == 32
  255. %define %2 xmm%2
  256. vextracti128 %2, %1, 1
  257. %define %1 xmm%1
  258. paddd %1, %2
  259. %endif
  260. %if mmsize >= 16
  261. %if cpuflag(xop) && sizeof%1 == 16
  262. vphadddq %1, %1
  263. %endif
  264. movhlps %2, %1
  265. paddd %1, %2
  266. %endif
  267. %if notcpuflag(xop) || sizeof%1 != 16
  268. PSHUFLW %2, %1, q0032
  269. paddd %1, %2
  270. %endif
  271. %undef %1
  272. %undef %2
  273. %endmacro
  274. %macro HADDW 2 ; reg, tmp
  275. %if cpuflag(xop) && sizeof%1 == 16
  276. vphaddwq %1, %1
  277. movhlps %2, %1
  278. paddd %1, %2
  279. %else
  280. pmaddwd %1, [pw_1]
  281. HADDD %1, %2
  282. %endif
  283. %endmacro
  284. %macro PALIGNR 4-5
  285. %if cpuflag(ssse3)
  286. %if %0==5
  287. palignr %1, %2, %3, %4
  288. %else
  289. palignr %1, %2, %3
  290. %endif
  291. %elif cpuflag(mmx) ; [dst,] src1, src2, imm, tmp
  292. %define %%dst %1
  293. %if %0==5
  294. %ifnidn %1, %2
  295. mova %%dst, %2
  296. %endif
  297. %rotate 1
  298. %endif
  299. %ifnidn %4, %2
  300. mova %4, %2
  301. %endif
  302. %if mmsize==8
  303. psllq %%dst, (8-%3)*8
  304. psrlq %4, %3*8
  305. %else
  306. pslldq %%dst, 16-%3
  307. psrldq %4, %3
  308. %endif
  309. por %%dst, %4
  310. %endif
  311. %endmacro
  312. %macro PAVGB 2
  313. %if cpuflag(mmxext)
  314. pavgb %1, %2
  315. %elif cpuflag(3dnow)
  316. pavgusb %1, %2
  317. %endif
  318. %endmacro
  319. %macro PSHUFLW 1+
  320. %if mmsize == 8
  321. pshufw %1
  322. %else
  323. pshuflw %1
  324. %endif
  325. %endmacro
  326. %macro PSWAPD 2
  327. %if cpuflag(mmxext)
  328. pshufw %1, %2, q1032
  329. %elif cpuflag(3dnowext)
  330. pswapd %1, %2
  331. %elif cpuflag(3dnow)
  332. movq %1, %2
  333. psrlq %1, 32
  334. punpckldq %1, %2
  335. %endif
  336. %endmacro
  337. %macro DEINTB 5 ; mask, reg1, mask, reg2, optional src to fill masks from
  338. %ifnum %5
  339. pand m%3, m%5, m%4 ; src .. y6 .. y4
  340. pand m%1, m%5, m%2 ; dst .. y6 .. y4
  341. %else
  342. mova m%1, %5
  343. pand m%3, m%1, m%4 ; src .. y6 .. y4
  344. pand m%1, m%1, m%2 ; dst .. y6 .. y4
  345. %endif
  346. psrlw m%2, 8 ; dst .. y7 .. y5
  347. psrlw m%4, 8 ; src .. y7 .. y5
  348. %endmacro
  349. %macro SUMSUB_BA 3-4
  350. %if %0==3
  351. padd%1 m%2, m%3
  352. padd%1 m%3, m%3
  353. psub%1 m%3, m%2
  354. %else
  355. %if avx_enabled == 0
  356. mova m%4, m%2
  357. padd%1 m%2, m%3
  358. psub%1 m%3, m%4
  359. %else
  360. padd%1 m%4, m%2, m%3
  361. psub%1 m%3, m%2
  362. SWAP %2, %4
  363. %endif
  364. %endif
  365. %endmacro
  366. %macro SUMSUB_BADC 5-6
  367. %if %0==6
  368. SUMSUB_BA %1, %2, %3, %6
  369. SUMSUB_BA %1, %4, %5, %6
  370. %else
  371. padd%1 m%2, m%3
  372. padd%1 m%4, m%5
  373. padd%1 m%3, m%3
  374. padd%1 m%5, m%5
  375. psub%1 m%3, m%2
  376. psub%1 m%5, m%4
  377. %endif
  378. %endmacro
  379. %macro SUMSUB2_AB 4
  380. %ifnum %3
  381. psub%1 m%4, m%2, m%3
  382. psub%1 m%4, m%3
  383. padd%1 m%2, m%2
  384. padd%1 m%2, m%3
  385. %else
  386. mova m%4, m%2
  387. padd%1 m%2, m%2
  388. padd%1 m%2, %3
  389. psub%1 m%4, %3
  390. psub%1 m%4, %3
  391. %endif
  392. %endmacro
  393. %macro SUMSUB2_BA 4
  394. %if avx_enabled == 0
  395. mova m%4, m%2
  396. padd%1 m%2, m%3
  397. padd%1 m%2, m%3
  398. psub%1 m%3, m%4
  399. psub%1 m%3, m%4
  400. %else
  401. padd%1 m%4, m%2, m%3
  402. padd%1 m%4, m%3
  403. psub%1 m%3, m%2
  404. psub%1 m%3, m%2
  405. SWAP %2, %4
  406. %endif
  407. %endmacro
  408. %macro SUMSUBD2_AB 5
  409. %ifnum %4
  410. psra%1 m%5, m%2, 1 ; %3: %3>>1
  411. psra%1 m%4, m%3, 1 ; %2: %2>>1
  412. padd%1 m%4, m%2 ; %3: %3>>1+%2
  413. psub%1 m%5, m%3 ; %2: %2>>1-%3
  414. SWAP %2, %5
  415. SWAP %3, %4
  416. %else
  417. mova %5, m%2
  418. mova %4, m%3
  419. psra%1 m%3, 1 ; %3: %3>>1
  420. psra%1 m%2, 1 ; %2: %2>>1
  421. padd%1 m%3, %5 ; %3: %3>>1+%2
  422. psub%1 m%2, %4 ; %2: %2>>1-%3
  423. %endif
  424. %endmacro
  425. %macro DCT4_1D 5
  426. %ifnum %5
  427. SUMSUB_BADC w, %4, %1, %3, %2, %5
  428. SUMSUB_BA w, %3, %4, %5
  429. SUMSUB2_AB w, %1, %2, %5
  430. SWAP %1, %3, %4, %5, %2
  431. %else
  432. SUMSUB_BADC w, %4, %1, %3, %2
  433. SUMSUB_BA w, %3, %4
  434. mova [%5], m%2
  435. SUMSUB2_AB w, %1, [%5], %2
  436. SWAP %1, %3, %4, %2
  437. %endif
  438. %endmacro
  439. %macro IDCT4_1D 6-7
  440. %ifnum %6
  441. SUMSUBD2_AB %1, %3, %5, %7, %6
  442. ; %3: %3>>1-%5 %5: %3+%5>>1
  443. SUMSUB_BA %1, %4, %2, %7
  444. ; %4: %2+%4 %2: %2-%4
  445. SUMSUB_BADC %1, %5, %4, %3, %2, %7
  446. ; %5: %2+%4 + (%3+%5>>1)
  447. ; %4: %2+%4 - (%3+%5>>1)
  448. ; %3: %2-%4 + (%3>>1-%5)
  449. ; %2: %2-%4 - (%3>>1-%5)
  450. %else
  451. %ifidn %1, w
  452. SUMSUBD2_AB %1, %3, %5, [%6], [%6+16]
  453. %else
  454. SUMSUBD2_AB %1, %3, %5, [%6], [%6+32]
  455. %endif
  456. SUMSUB_BA %1, %4, %2
  457. SUMSUB_BADC %1, %5, %4, %3, %2
  458. %endif
  459. SWAP %2, %5, %4
  460. ; %2: %2+%4 + (%3+%5>>1) row0
  461. ; %3: %2-%4 + (%3>>1-%5) row1
  462. ; %4: %2-%4 - (%3>>1-%5) row2
  463. ; %5: %2+%4 - (%3+%5>>1) row3
  464. %endmacro
  465. %macro LOAD_DIFF 5
  466. %ifidn %3, none
  467. movh %1, %4
  468. movh %2, %5
  469. punpcklbw %1, %2
  470. punpcklbw %2, %2
  471. psubw %1, %2
  472. %else
  473. movh %1, %4
  474. punpcklbw %1, %3
  475. movh %2, %5
  476. punpcklbw %2, %3
  477. psubw %1, %2
  478. %endif
  479. %endmacro
  480. %macro STORE_DCT 6
  481. movq [%5+%6+ 0], m%1
  482. movq [%5+%6+ 8], m%2
  483. movq [%5+%6+16], m%3
  484. movq [%5+%6+24], m%4
  485. movhps [%5+%6+32], m%1
  486. movhps [%5+%6+40], m%2
  487. movhps [%5+%6+48], m%3
  488. movhps [%5+%6+56], m%4
  489. %endmacro
  490. %macro LOAD_DIFF_8x4P 7-10 r0,r2,0 ; 4x dest, 2x temp, 2x pointer, increment?
  491. LOAD_DIFF m%1, m%5, m%7, [%8], [%9]
  492. LOAD_DIFF m%2, m%6, m%7, [%8+r1], [%9+r3]
  493. LOAD_DIFF m%3, m%5, m%7, [%8+2*r1], [%9+2*r3]
  494. LOAD_DIFF m%4, m%6, m%7, [%8+r4], [%9+r5]
  495. %if %10
  496. lea %8, [%8+4*r1]
  497. lea %9, [%9+4*r3]
  498. %endif
  499. %endmacro
  500. %macro DIFFx2 6-7
  501. movh %3, %5
  502. punpcklbw %3, %4
  503. psraw %1, 6
  504. paddsw %1, %3
  505. movh %3, %6
  506. punpcklbw %3, %4
  507. psraw %2, 6
  508. paddsw %2, %3
  509. packuswb %2, %1
  510. %endmacro
  511. %macro STORE_DIFF 4
  512. movh %2, %4
  513. punpcklbw %2, %3
  514. psraw %1, 6
  515. paddsw %1, %2
  516. packuswb %1, %1
  517. movh %4, %1
  518. %endmacro
  519. %macro STORE_DIFFx2 8 ; add1, add2, reg1, reg2, zero, shift, source, stride
  520. movh %3, [%7]
  521. movh %4, [%7+%8]
  522. psraw %1, %6
  523. psraw %2, %6
  524. punpcklbw %3, %5
  525. punpcklbw %4, %5
  526. paddw %3, %1
  527. paddw %4, %2
  528. packuswb %3, %5
  529. packuswb %4, %5
  530. movh [%7], %3
  531. movh [%7+%8], %4
  532. %endmacro
  533. %macro PMINUB 3 ; dst, src, ignored
  534. %if cpuflag(mmxext)
  535. pminub %1, %2
  536. %else ; dst, src, tmp
  537. mova %3, %1
  538. psubusb %3, %2
  539. psubb %1, %3
  540. %endif
  541. %endmacro
  542. %macro SPLATW 2-3 0
  543. %if mmsize == 16
  544. pshuflw %1, %2, (%3)*0x55
  545. punpcklqdq %1, %1
  546. %elif cpuflag(mmxext)
  547. pshufw %1, %2, (%3)*0x55
  548. %else
  549. %ifnidn %1, %2
  550. mova %1, %2
  551. %endif
  552. %if %3 & 2
  553. punpckhwd %1, %1
  554. %else
  555. punpcklwd %1, %1
  556. %endif
  557. %if %3 & 1
  558. punpckhwd %1, %1
  559. %else
  560. punpcklwd %1, %1
  561. %endif
  562. %endif
  563. %endmacro
  564. %macro SPLATD 1
  565. %if mmsize == 8
  566. punpckldq %1, %1
  567. %elif cpuflag(sse2)
  568. pshufd %1, %1, 0
  569. %elif cpuflag(sse)
  570. shufps %1, %1, 0
  571. %endif
  572. %endmacro
  573. %macro CLIPW 3 ;(dst, min, max)
  574. pmaxsw %1, %2
  575. pminsw %1, %3
  576. %endmacro
  577. %macro PMINSD_MMX 3 ; dst, src, tmp
  578. mova %3, %2
  579. pcmpgtd %3, %1
  580. pxor %1, %2
  581. pand %1, %3
  582. pxor %1, %2
  583. %endmacro
  584. %macro PMAXSD_MMX 3 ; dst, src, tmp
  585. mova %3, %1
  586. pcmpgtd %3, %2
  587. pand %1, %3
  588. pandn %3, %2
  589. por %1, %3
  590. %endmacro
  591. %macro CLIPD_MMX 3-4 ; src/dst, min, max, tmp
  592. PMINSD_MMX %1, %3, %4
  593. PMAXSD_MMX %1, %2, %4
  594. %endmacro
  595. %macro CLIPD_SSE2 3-4 ; src/dst, min (float), max (float), unused
  596. cvtdq2ps %1, %1
  597. minps %1, %3
  598. maxps %1, %2
  599. cvtps2dq %1, %1
  600. %endmacro
  601. %macro CLIPD_SSE41 3-4 ; src/dst, min, max, unused
  602. pminsd %1, %3
  603. pmaxsd %1, %2
  604. %endmacro
  605. %macro VBROADCASTSS 2 ; dst xmm/ymm, src m32
  606. %if cpuflag(avx)
  607. vbroadcastss %1, %2
  608. %else ; sse
  609. movss %1, %2
  610. shufps %1, %1, 0
  611. %endif
  612. %endmacro
  613. %macro VBROADCASTSD 2 ; dst xmm/ymm, src m64
  614. %if cpuflag(avx) && mmsize == 32
  615. vbroadcastsd %1, %2
  616. %elif cpuflag(sse3)
  617. movddup %1, %2
  618. %else ; sse2
  619. movsd %1, %2
  620. movlhps %1, %1
  621. %endif
  622. %endmacro
  623. %macro SHUFFLE_MASK_W 8
  624. %rep 8
  625. %if %1>=0x80
  626. db %1, %1
  627. %else
  628. db %1*2
  629. db %1*2+1
  630. %endif
  631. %rotate 1
  632. %endrep
  633. %endmacro
  634. %macro PMOVSXWD 2; dst, src
  635. %if cpuflag(sse4)
  636. pmovsxwd %1, %2
  637. %else
  638. %ifnidn %1, %2
  639. mova %1, %2
  640. %endif
  641. punpcklwd %1, %1
  642. psrad %1, 16
  643. %endif
  644. %endmacro
  645. %macro PMA_EMU 4
  646. %macro %1 5-8 %2, %3, %4
  647. %if cpuflag(xop)
  648. v%6 %1, %2, %3, %4
  649. %elifidn %1, %4
  650. %7 %5, %2, %3
  651. %8 %1, %4, %5
  652. %else
  653. %7 %1, %2, %3
  654. %8 %1, %4
  655. %endif
  656. %endmacro
  657. %endmacro
  658. PMA_EMU PMACSWW, pmacsww, pmullw, paddw
  659. PMA_EMU PMACSDD, pmacsdd, pmulld, paddd ; sse4 emulation
  660. PMA_EMU PMACSDQL, pmacsdql, pmuldq, paddq ; sse4 emulation
  661. PMA_EMU PMADCSWD, pmadcswd, pmaddwd, paddd
  662. ; Wrapper for non-FMA version of fmaddps
  663. %macro FMULADD_PS 5
  664. %if cpuflag(fma3) || cpuflag(fma4)
  665. fmaddps %1, %2, %3, %4
  666. %elifidn %1, %4
  667. mulps %5, %2, %3
  668. addps %1, %4, %5
  669. %else
  670. mulps %1, %2, %3
  671. addps %1, %4
  672. %endif
  673. %endmacro