You can not select more than 25 topics Topics must start with a letter or number, can include dashes ('-') and can be up to 35 characters long.

762 lines
15KB

  1. ;*****************************************************************************
  2. ;* x86util.asm
  3. ;*****************************************************************************
  4. ;* Copyright (C) 2008-2010 x264 project
  5. ;*
  6. ;* Authors: Loren Merritt <lorenm@u.washington.edu>
  7. ;* Holger Lubitz <holger@lubitz.org>
  8. ;*
  9. ;* This file is part of FFmpeg.
  10. ;*
  11. ;* FFmpeg is free software; you can redistribute it and/or
  12. ;* modify it under the terms of the GNU Lesser General Public
  13. ;* License as published by the Free Software Foundation; either
  14. ;* version 2.1 of the License, or (at your option) any later version.
  15. ;*
  16. ;* FFmpeg is distributed in the hope that it will be useful,
  17. ;* but WITHOUT ANY WARRANTY; without even the implied warranty of
  18. ;* MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the GNU
  19. ;* Lesser General Public License for more details.
  20. ;*
  21. ;* You should have received a copy of the GNU Lesser General Public
  22. ;* License along with FFmpeg; if not, write to the Free Software
  23. ;* Foundation, Inc., 51 Franklin Street, Fifth Floor, Boston, MA 02110-1301 USA
  24. ;******************************************************************************
  25. %define private_prefix ff
  26. %define public_prefix avpriv
  27. %define cpuflags_mmxext cpuflags_mmx2
  28. %include "libavutil/x86/x86inc.asm"
  29. %macro SBUTTERFLY 4
  30. %if avx_enabled == 0
  31. mova m%4, m%2
  32. punpckl%1 m%2, m%3
  33. punpckh%1 m%4, m%3
  34. %else
  35. punpckh%1 m%4, m%2, m%3
  36. punpckl%1 m%2, m%3
  37. %endif
  38. SWAP %3, %4
  39. %endmacro
  40. %macro SBUTTERFLY2 4
  41. punpckl%1 m%4, m%2, m%3
  42. punpckh%1 m%2, m%2, m%3
  43. SWAP %2, %4, %3
  44. %endmacro
  45. %macro SBUTTERFLYPS 3
  46. unpcklps m%3, m%1, m%2
  47. unpckhps m%1, m%1, m%2
  48. SWAP %1, %3, %2
  49. %endmacro
  50. %macro TRANSPOSE4x4B 5
  51. SBUTTERFLY bw, %1, %2, %5
  52. SBUTTERFLY bw, %3, %4, %5
  53. SBUTTERFLY wd, %1, %3, %5
  54. SBUTTERFLY wd, %2, %4, %5
  55. SWAP %2, %3
  56. %endmacro
  57. %macro TRANSPOSE4x4W 5
  58. SBUTTERFLY wd, %1, %2, %5
  59. SBUTTERFLY wd, %3, %4, %5
  60. SBUTTERFLY dq, %1, %3, %5
  61. SBUTTERFLY dq, %2, %4, %5
  62. SWAP %2, %3
  63. %endmacro
  64. %macro TRANSPOSE2x4x4W 5
  65. SBUTTERFLY wd, %1, %2, %5
  66. SBUTTERFLY wd, %3, %4, %5
  67. SBUTTERFLY dq, %1, %3, %5
  68. SBUTTERFLY dq, %2, %4, %5
  69. SBUTTERFLY qdq, %1, %2, %5
  70. SBUTTERFLY qdq, %3, %4, %5
  71. %endmacro
  72. %macro TRANSPOSE4x4D 5
  73. SBUTTERFLY dq, %1, %2, %5
  74. SBUTTERFLY dq, %3, %4, %5
  75. SBUTTERFLY qdq, %1, %3, %5
  76. SBUTTERFLY qdq, %2, %4, %5
  77. SWAP %2, %3
  78. %endmacro
  79. ; identical behavior to TRANSPOSE4x4D, but using SSE1 float ops
  80. %macro TRANSPOSE4x4PS 5
  81. SBUTTERFLYPS %1, %2, %5
  82. SBUTTERFLYPS %3, %4, %5
  83. movlhps m%5, m%1, m%3
  84. movhlps m%3, m%1
  85. SWAP %5, %1
  86. movlhps m%5, m%2, m%4
  87. movhlps m%4, m%2
  88. SWAP %5, %2, %3
  89. %endmacro
  90. %macro TRANSPOSE8x8W 9-11
  91. %if ARCH_X86_64
  92. SBUTTERFLY wd, %1, %2, %9
  93. SBUTTERFLY wd, %3, %4, %9
  94. SBUTTERFLY wd, %5, %6, %9
  95. SBUTTERFLY wd, %7, %8, %9
  96. SBUTTERFLY dq, %1, %3, %9
  97. SBUTTERFLY dq, %2, %4, %9
  98. SBUTTERFLY dq, %5, %7, %9
  99. SBUTTERFLY dq, %6, %8, %9
  100. SBUTTERFLY qdq, %1, %5, %9
  101. SBUTTERFLY qdq, %2, %6, %9
  102. SBUTTERFLY qdq, %3, %7, %9
  103. SBUTTERFLY qdq, %4, %8, %9
  104. SWAP %2, %5
  105. SWAP %4, %7
  106. %else
  107. ; in: m0..m7, unless %11 in which case m6 is in %9
  108. ; out: m0..m7, unless %11 in which case m4 is in %10
  109. ; spills into %9 and %10
  110. %if %0<11
  111. movdqa %9, m%7
  112. %endif
  113. SBUTTERFLY wd, %1, %2, %7
  114. movdqa %10, m%2
  115. movdqa m%7, %9
  116. SBUTTERFLY wd, %3, %4, %2
  117. SBUTTERFLY wd, %5, %6, %2
  118. SBUTTERFLY wd, %7, %8, %2
  119. SBUTTERFLY dq, %1, %3, %2
  120. movdqa %9, m%3
  121. movdqa m%2, %10
  122. SBUTTERFLY dq, %2, %4, %3
  123. SBUTTERFLY dq, %5, %7, %3
  124. SBUTTERFLY dq, %6, %8, %3
  125. SBUTTERFLY qdq, %1, %5, %3
  126. SBUTTERFLY qdq, %2, %6, %3
  127. movdqa %10, m%2
  128. movdqa m%3, %9
  129. SBUTTERFLY qdq, %3, %7, %2
  130. SBUTTERFLY qdq, %4, %8, %2
  131. SWAP %2, %5
  132. SWAP %4, %7
  133. %if %0<11
  134. movdqa m%5, %10
  135. %endif
  136. %endif
  137. %endmacro
  138. ; PABSW macro assumes %1 != %2, while ABS1/2 macros work in-place
  139. %macro PABSW 2
  140. %if cpuflag(ssse3)
  141. pabsw %1, %2
  142. %elif cpuflag(mmxext)
  143. pxor %1, %1
  144. psubw %1, %2
  145. pmaxsw %1, %2
  146. %else
  147. pxor %1, %1
  148. pcmpgtw %1, %2
  149. pxor %2, %1
  150. psubw %2, %1
  151. SWAP %1, %2
  152. %endif
  153. %endmacro
  154. %macro PSIGNW_MMX 2
  155. pxor %1, %2
  156. psubw %1, %2
  157. %endmacro
  158. %macro PSIGNW_SSSE3 2
  159. psignw %1, %2
  160. %endmacro
  161. %macro ABS1 2
  162. %if cpuflag(ssse3)
  163. pabsw %1, %1
  164. %elif cpuflag(mmxext) ; a, tmp
  165. pxor %2, %2
  166. psubw %2, %1
  167. pmaxsw %1, %2
  168. %else ; a, tmp
  169. pxor %2, %2
  170. pcmpgtw %2, %1
  171. pxor %1, %2
  172. psubw %1, %2
  173. %endif
  174. %endmacro
  175. %macro ABS2 4
  176. %if cpuflag(ssse3)
  177. pabsw %1, %1
  178. pabsw %2, %2
  179. %elif cpuflag(mmxext) ; a, b, tmp0, tmp1
  180. pxor %3, %3
  181. pxor %4, %4
  182. psubw %3, %1
  183. psubw %4, %2
  184. pmaxsw %1, %3
  185. pmaxsw %2, %4
  186. %else ; a, b, tmp0, tmp1
  187. pxor %3, %3
  188. pxor %4, %4
  189. pcmpgtw %3, %1
  190. pcmpgtw %4, %2
  191. pxor %1, %3
  192. pxor %2, %4
  193. psubw %1, %3
  194. psubw %2, %4
  195. %endif
  196. %endmacro
  197. %macro ABSB 2 ; source mmreg, temp mmreg (unused for ssse3)
  198. %if cpuflag(ssse3)
  199. pabsb %1, %1
  200. %else
  201. pxor %2, %2
  202. psubb %2, %1
  203. pminub %1, %2
  204. %endif
  205. %endmacro
  206. %macro ABSB2 4 ; src1, src2, tmp1, tmp2 (tmp1/2 unused for SSSE3)
  207. %if cpuflag(ssse3)
  208. pabsb %1, %1
  209. pabsb %2, %2
  210. %else
  211. pxor %3, %3
  212. pxor %4, %4
  213. psubb %3, %1
  214. psubb %4, %2
  215. pminub %1, %3
  216. pminub %2, %4
  217. %endif
  218. %endmacro
  219. %macro ABSD2_MMX 4
  220. pxor %3, %3
  221. pxor %4, %4
  222. pcmpgtd %3, %1
  223. pcmpgtd %4, %2
  224. pxor %1, %3
  225. pxor %2, %4
  226. psubd %1, %3
  227. psubd %2, %4
  228. %endmacro
  229. %macro ABS4 6
  230. ABS2 %1, %2, %5, %6
  231. ABS2 %3, %4, %5, %6
  232. %endmacro
  233. %macro SPLATB_LOAD 3
  234. %if cpuflag(ssse3)
  235. movd %1, [%2-3]
  236. pshufb %1, %3
  237. %else
  238. movd %1, [%2-3] ;to avoid crossing a cacheline
  239. punpcklbw %1, %1
  240. SPLATW %1, %1, 3
  241. %endif
  242. %endmacro
  243. %macro SPLATB_REG 3
  244. %if cpuflag(ssse3)
  245. movd %1, %2d
  246. pshufb %1, %3
  247. %else
  248. movd %1, %2d
  249. punpcklbw %1, %1
  250. SPLATW %1, %1, 0
  251. %endif
  252. %endmacro
  253. %macro HADDD 2 ; sum junk
  254. %if sizeof%1 == 32
  255. %define %2 xmm%2
  256. vextracti128 %2, %1, 1
  257. %define %1 xmm%1
  258. paddd %1, %2
  259. %endif
  260. %if mmsize >= 16
  261. %if cpuflag(xop) && sizeof%1 == 16
  262. vphadddq %1, %1
  263. %endif
  264. movhlps %2, %1
  265. paddd %1, %2
  266. %endif
  267. %if notcpuflag(xop) || sizeof%1 != 16
  268. %if cpuflag(mmxext)
  269. PSHUFLW %2, %1, q0032
  270. %else ; mmx
  271. mova %2, %1
  272. psrlq %2, 32
  273. %endif
  274. paddd %1, %2
  275. %endif
  276. %undef %1
  277. %undef %2
  278. %endmacro
  279. %macro HADDW 2 ; reg, tmp
  280. %if cpuflag(xop) && sizeof%1 == 16
  281. vphaddwq %1, %1
  282. movhlps %2, %1
  283. paddd %1, %2
  284. %else
  285. pmaddwd %1, [pw_1]
  286. HADDD %1, %2
  287. %endif
  288. %endmacro
  289. %macro PALIGNR 4-5
  290. %if cpuflag(ssse3)
  291. %if %0==5
  292. palignr %1, %2, %3, %4
  293. %else
  294. palignr %1, %2, %3
  295. %endif
  296. %elif cpuflag(mmx) ; [dst,] src1, src2, imm, tmp
  297. %define %%dst %1
  298. %if %0==5
  299. %ifnidn %1, %2
  300. mova %%dst, %2
  301. %endif
  302. %rotate 1
  303. %endif
  304. %ifnidn %4, %2
  305. mova %4, %2
  306. %endif
  307. %if mmsize==8
  308. psllq %%dst, (8-%3)*8
  309. psrlq %4, %3*8
  310. %else
  311. pslldq %%dst, 16-%3
  312. psrldq %4, %3
  313. %endif
  314. por %%dst, %4
  315. %endif
  316. %endmacro
  317. %macro PAVGB 2-4
  318. %if cpuflag(mmxext)
  319. pavgb %1, %2
  320. %elif cpuflag(3dnow)
  321. pavgusb %1, %2
  322. %elif cpuflag(mmx)
  323. movu %3, %2
  324. por %3, %1
  325. pxor %1, %2
  326. pand %1, %4
  327. psrlq %1, 1
  328. psubb %3, %1
  329. SWAP %1, %3
  330. %endif
  331. %endmacro
  332. %macro PSHUFLW 1+
  333. %if mmsize == 8
  334. pshufw %1
  335. %else
  336. pshuflw %1
  337. %endif
  338. %endmacro
  339. %macro PSWAPD 2
  340. %if cpuflag(mmxext)
  341. pshufw %1, %2, q1032
  342. %elif cpuflag(3dnowext)
  343. pswapd %1, %2
  344. %elif cpuflag(3dnow)
  345. movq %1, %2
  346. psrlq %1, 32
  347. punpckldq %1, %2
  348. %endif
  349. %endmacro
  350. %macro DEINTB 5 ; mask, reg1, mask, reg2, optional src to fill masks from
  351. %ifnum %5
  352. pand m%3, m%5, m%4 ; src .. y6 .. y4
  353. pand m%1, m%5, m%2 ; dst .. y6 .. y4
  354. %else
  355. mova m%1, %5
  356. pand m%3, m%1, m%4 ; src .. y6 .. y4
  357. pand m%1, m%1, m%2 ; dst .. y6 .. y4
  358. %endif
  359. psrlw m%2, 8 ; dst .. y7 .. y5
  360. psrlw m%4, 8 ; src .. y7 .. y5
  361. %endmacro
  362. %macro SUMSUB_BA 3-4
  363. %if %0==3
  364. padd%1 m%2, m%3
  365. padd%1 m%3, m%3
  366. psub%1 m%3, m%2
  367. %else
  368. %if avx_enabled == 0
  369. mova m%4, m%2
  370. padd%1 m%2, m%3
  371. psub%1 m%3, m%4
  372. %else
  373. padd%1 m%4, m%2, m%3
  374. psub%1 m%3, m%2
  375. SWAP %2, %4
  376. %endif
  377. %endif
  378. %endmacro
  379. %macro SUMSUB_BADC 5-6
  380. %if %0==6
  381. SUMSUB_BA %1, %2, %3, %6
  382. SUMSUB_BA %1, %4, %5, %6
  383. %else
  384. padd%1 m%2, m%3
  385. padd%1 m%4, m%5
  386. padd%1 m%3, m%3
  387. padd%1 m%5, m%5
  388. psub%1 m%3, m%2
  389. psub%1 m%5, m%4
  390. %endif
  391. %endmacro
  392. %macro SUMSUB2_AB 4
  393. %ifnum %3
  394. psub%1 m%4, m%2, m%3
  395. psub%1 m%4, m%3
  396. padd%1 m%2, m%2
  397. padd%1 m%2, m%3
  398. %else
  399. mova m%4, m%2
  400. padd%1 m%2, m%2
  401. padd%1 m%2, %3
  402. psub%1 m%4, %3
  403. psub%1 m%4, %3
  404. %endif
  405. %endmacro
  406. %macro SUMSUB2_BA 4
  407. %if avx_enabled == 0
  408. mova m%4, m%2
  409. padd%1 m%2, m%3
  410. padd%1 m%2, m%3
  411. psub%1 m%3, m%4
  412. psub%1 m%3, m%4
  413. %else
  414. padd%1 m%4, m%2, m%3
  415. padd%1 m%4, m%3
  416. psub%1 m%3, m%2
  417. psub%1 m%3, m%2
  418. SWAP %2, %4
  419. %endif
  420. %endmacro
  421. %macro SUMSUBD2_AB 5
  422. %ifnum %4
  423. psra%1 m%5, m%2, 1 ; %3: %3>>1
  424. psra%1 m%4, m%3, 1 ; %2: %2>>1
  425. padd%1 m%4, m%2 ; %3: %3>>1+%2
  426. psub%1 m%5, m%3 ; %2: %2>>1-%3
  427. SWAP %2, %5
  428. SWAP %3, %4
  429. %else
  430. mova %5, m%2
  431. mova %4, m%3
  432. psra%1 m%3, 1 ; %3: %3>>1
  433. psra%1 m%2, 1 ; %2: %2>>1
  434. padd%1 m%3, %5 ; %3: %3>>1+%2
  435. psub%1 m%2, %4 ; %2: %2>>1-%3
  436. %endif
  437. %endmacro
  438. %macro DCT4_1D 5
  439. %ifnum %5
  440. SUMSUB_BADC w, %4, %1, %3, %2, %5
  441. SUMSUB_BA w, %3, %4, %5
  442. SUMSUB2_AB w, %1, %2, %5
  443. SWAP %1, %3, %4, %5, %2
  444. %else
  445. SUMSUB_BADC w, %4, %1, %3, %2
  446. SUMSUB_BA w, %3, %4
  447. mova [%5], m%2
  448. SUMSUB2_AB w, %1, [%5], %2
  449. SWAP %1, %3, %4, %2
  450. %endif
  451. %endmacro
  452. %macro IDCT4_1D 6-7
  453. %ifnum %6
  454. SUMSUBD2_AB %1, %3, %5, %7, %6
  455. ; %3: %3>>1-%5 %5: %3+%5>>1
  456. SUMSUB_BA %1, %4, %2, %7
  457. ; %4: %2+%4 %2: %2-%4
  458. SUMSUB_BADC %1, %5, %4, %3, %2, %7
  459. ; %5: %2+%4 + (%3+%5>>1)
  460. ; %4: %2+%4 - (%3+%5>>1)
  461. ; %3: %2-%4 + (%3>>1-%5)
  462. ; %2: %2-%4 - (%3>>1-%5)
  463. %else
  464. %ifidn %1, w
  465. SUMSUBD2_AB %1, %3, %5, [%6], [%6+16]
  466. %else
  467. SUMSUBD2_AB %1, %3, %5, [%6], [%6+32]
  468. %endif
  469. SUMSUB_BA %1, %4, %2
  470. SUMSUB_BADC %1, %5, %4, %3, %2
  471. %endif
  472. SWAP %2, %5, %4
  473. ; %2: %2+%4 + (%3+%5>>1) row0
  474. ; %3: %2-%4 + (%3>>1-%5) row1
  475. ; %4: %2-%4 - (%3>>1-%5) row2
  476. ; %5: %2+%4 - (%3+%5>>1) row3
  477. %endmacro
  478. %macro LOAD_DIFF 5
  479. %ifidn %3, none
  480. movh %1, %4
  481. movh %2, %5
  482. punpcklbw %1, %2
  483. punpcklbw %2, %2
  484. psubw %1, %2
  485. %else
  486. movh %1, %4
  487. punpcklbw %1, %3
  488. movh %2, %5
  489. punpcklbw %2, %3
  490. psubw %1, %2
  491. %endif
  492. %endmacro
  493. %macro STORE_DCT 6
  494. movq [%5+%6+ 0], m%1
  495. movq [%5+%6+ 8], m%2
  496. movq [%5+%6+16], m%3
  497. movq [%5+%6+24], m%4
  498. movhps [%5+%6+32], m%1
  499. movhps [%5+%6+40], m%2
  500. movhps [%5+%6+48], m%3
  501. movhps [%5+%6+56], m%4
  502. %endmacro
  503. %macro LOAD_DIFF_8x4P 7-10 r0,r2,0 ; 4x dest, 2x temp, 2x pointer, increment?
  504. LOAD_DIFF m%1, m%5, m%7, [%8], [%9]
  505. LOAD_DIFF m%2, m%6, m%7, [%8+r1], [%9+r3]
  506. LOAD_DIFF m%3, m%5, m%7, [%8+2*r1], [%9+2*r3]
  507. LOAD_DIFF m%4, m%6, m%7, [%8+r4], [%9+r5]
  508. %if %10
  509. lea %8, [%8+4*r1]
  510. lea %9, [%9+4*r3]
  511. %endif
  512. %endmacro
  513. %macro DIFFx2 6-7
  514. movh %3, %5
  515. punpcklbw %3, %4
  516. psraw %1, 6
  517. paddsw %1, %3
  518. movh %3, %6
  519. punpcklbw %3, %4
  520. psraw %2, 6
  521. paddsw %2, %3
  522. packuswb %2, %1
  523. %endmacro
  524. %macro STORE_DIFF 4
  525. movh %2, %4
  526. punpcklbw %2, %3
  527. psraw %1, 6
  528. paddsw %1, %2
  529. packuswb %1, %1
  530. movh %4, %1
  531. %endmacro
  532. %macro STORE_DIFFx2 8 ; add1, add2, reg1, reg2, zero, shift, source, stride
  533. movh %3, [%7]
  534. movh %4, [%7+%8]
  535. psraw %1, %6
  536. psraw %2, %6
  537. punpcklbw %3, %5
  538. punpcklbw %4, %5
  539. paddw %3, %1
  540. paddw %4, %2
  541. packuswb %3, %5
  542. packuswb %4, %5
  543. movh [%7], %3
  544. movh [%7+%8], %4
  545. %endmacro
  546. %macro PMINUB 3 ; dst, src, ignored
  547. %if cpuflag(mmxext)
  548. pminub %1, %2
  549. %else ; dst, src, tmp
  550. mova %3, %1
  551. psubusb %3, %2
  552. psubb %1, %3
  553. %endif
  554. %endmacro
  555. %macro SPLATW 2-3 0
  556. %if mmsize == 16
  557. pshuflw %1, %2, (%3)*0x55
  558. punpcklqdq %1, %1
  559. %elif cpuflag(mmxext)
  560. pshufw %1, %2, (%3)*0x55
  561. %else
  562. %ifnidn %1, %2
  563. mova %1, %2
  564. %endif
  565. %if %3 & 2
  566. punpckhwd %1, %1
  567. %else
  568. punpcklwd %1, %1
  569. %endif
  570. %if %3 & 1
  571. punpckhwd %1, %1
  572. %else
  573. punpcklwd %1, %1
  574. %endif
  575. %endif
  576. %endmacro
  577. %macro SPLATD 1
  578. %if mmsize == 8
  579. punpckldq %1, %1
  580. %elif cpuflag(sse2)
  581. pshufd %1, %1, 0
  582. %elif cpuflag(sse)
  583. shufps %1, %1, 0
  584. %endif
  585. %endmacro
  586. %macro CLIPW 3 ;(dst, min, max)
  587. pmaxsw %1, %2
  588. pminsw %1, %3
  589. %endmacro
  590. %macro PMINSD_MMX 3 ; dst, src, tmp
  591. mova %3, %2
  592. pcmpgtd %3, %1
  593. pxor %1, %2
  594. pand %1, %3
  595. pxor %1, %2
  596. %endmacro
  597. %macro PMAXSD_MMX 3 ; dst, src, tmp
  598. mova %3, %1
  599. pcmpgtd %3, %2
  600. pand %1, %3
  601. pandn %3, %2
  602. por %1, %3
  603. %endmacro
  604. %macro CLIPD_MMX 3-4 ; src/dst, min, max, tmp
  605. PMINSD_MMX %1, %3, %4
  606. PMAXSD_MMX %1, %2, %4
  607. %endmacro
  608. %macro CLIPD_SSE2 3-4 ; src/dst, min (float), max (float), unused
  609. cvtdq2ps %1, %1
  610. minps %1, %3
  611. maxps %1, %2
  612. cvtps2dq %1, %1
  613. %endmacro
  614. %macro CLIPD_SSE41 3-4 ; src/dst, min, max, unused
  615. pminsd %1, %3
  616. pmaxsd %1, %2
  617. %endmacro
  618. %macro VBROADCASTSS 2 ; dst xmm/ymm, src m32
  619. %if cpuflag(avx)
  620. vbroadcastss %1, %2
  621. %else ; sse
  622. movss %1, %2
  623. shufps %1, %1, 0
  624. %endif
  625. %endmacro
  626. %macro VBROADCASTSD 2 ; dst xmm/ymm, src m64
  627. %if cpuflag(avx) && mmsize == 32
  628. vbroadcastsd %1, %2
  629. %elif cpuflag(sse3)
  630. movddup %1, %2
  631. %else ; sse2
  632. movsd %1, %2
  633. movlhps %1, %1
  634. %endif
  635. %endmacro
  636. %macro SHUFFLE_MASK_W 8
  637. %rep 8
  638. %if %1>=0x80
  639. db %1, %1
  640. %else
  641. db %1*2
  642. db %1*2+1
  643. %endif
  644. %rotate 1
  645. %endrep
  646. %endmacro
  647. %macro PMOVSXWD 2; dst, src
  648. %if cpuflag(sse4)
  649. pmovsxwd %1, %2
  650. %else
  651. %ifnidn %1, %2
  652. mova %1, %2
  653. %endif
  654. punpcklwd %1, %1
  655. psrad %1, 16
  656. %endif
  657. %endmacro
  658. %macro PMA_EMU 4
  659. %macro %1 5-8 %2, %3, %4
  660. %if cpuflag(xop)
  661. v%6 %1, %2, %3, %4
  662. %elifidn %1, %4
  663. %7 %5, %2, %3
  664. %8 %1, %4, %5
  665. %else
  666. %7 %1, %2, %3
  667. %8 %1, %4
  668. %endif
  669. %endmacro
  670. %endmacro
  671. PMA_EMU PMACSWW, pmacsww, pmullw, paddw
  672. PMA_EMU PMACSDD, pmacsdd, pmulld, paddd ; sse4 emulation
  673. PMA_EMU PMACSDQL, pmacsdql, pmuldq, paddq ; sse4 emulation
  674. PMA_EMU PMADCSWD, pmadcswd, pmaddwd, paddd
  675. ; Wrapper for non-FMA version of fmaddps
  676. %macro FMULADD_PS 5
  677. %if cpuflag(fma3) || cpuflag(fma4)
  678. fmaddps %1, %2, %3, %4
  679. %elifidn %1, %4
  680. mulps %5, %2, %3
  681. addps %1, %4, %5
  682. %else
  683. mulps %1, %2, %3
  684. addps %1, %4
  685. %endif
  686. %endmacro
  687. %macro LSHIFT 2
  688. %if mmsize > 8
  689. pslldq %1, %2
  690. %else
  691. psllq %1, 8*(%2)
  692. %endif
  693. %endmacro
  694. %macro RSHIFT 2
  695. %if mmsize > 8
  696. psrldq %1, %2
  697. %else
  698. psrlq %1, 8*(%2)
  699. %endif
  700. %endmacro